找回密碼
 To register

QQ登錄

只需一步,快速開始

掃一掃,訪問微社區(qū)

打印 上一主題 下一主題

Titlebook: ASIC-Design; Realisierung von VLS Bernhard Hoppe Book 1999 Springer-Verlag Berlin Heidelberg 1999 Analogsimulation.CMOS.Entwicklung.Halblei

[復(fù)制鏈接]
查看: 22380|回復(fù): 51
樓主
發(fā)表于 2025-3-21 17:35:20 | 只看該作者 |倒序?yàn)g覽 |閱讀模式
期刊全稱ASIC-Design
期刊簡(jiǎn)稱Realisierung von VLS
影響因子2023Bernhard Hoppe
視頻videohttp://file.papertrans.cn/144/143003/143003.mp4
發(fā)行地址Includes supplementary material:
圖書封面Titlebook: ASIC-Design; Realisierung von VLS Bernhard Hoppe Book 1999 Springer-Verlag Berlin Heidelberg 1999 Analogsimulation.CMOS.Entwicklung.Halblei
影響因子In diesem Buch wird der Entwicklungsablauf und die Realisierungstechniken für anwendungsspezifische Schaltkreise am Beispiel einer Speicherschaltung in CMOS-Technologie vorgestellt. Dabei werden alle Entwurfsschritte von der Erstellung des Lastenheftes bis zur Generierung des Testprogramms angesprochen. Die verschiedenen Entwurfs- und Syntheseverfahren auf Zell- u. auf Transistorebene werden gezielt eingesetzt, sowie die Methoden der teilautomatischen Layouterzeugung behandelt, wobei die Schaltungsverifikation durch Simulationstechniken und Prüfalgorithmen besonders Gewicht erhalten. Das Buch vermittelt potentiellen ASIC-Entwicklern Einblicke in das kommerzielle und technische Umfeld, in dem IC-Entwicklungen typischerweise ablaufen und versetzt die Leser konkret in die Lage, ICs für elektronische Systeme mit professionellen Entwicklungswerkzeugen zu realisieren. Es wendet sich an Studenten der Elektrotechnik und Informatik, sowie an Praktiker in der Industrie.
Pindex Book 1999
The information of publication is updating

書目名稱ASIC-Design影響因子(影響力)




書目名稱ASIC-Design影響因子(影響力)學(xué)科排名




書目名稱ASIC-Design網(wǎng)絡(luò)公開度




書目名稱ASIC-Design網(wǎng)絡(luò)公開度學(xué)科排名




書目名稱ASIC-Design被引頻次




書目名稱ASIC-Design被引頻次學(xué)科排名




書目名稱ASIC-Design年度引用




書目名稱ASIC-Design年度引用學(xué)科排名




書目名稱ASIC-Design讀者反饋




書目名稱ASIC-Design讀者反饋學(xué)科排名




單選投票, 共有 0 人參與投票
 

0票 0%

Perfect with Aesthetics

 

0票 0%

Better Implies Difficulty

 

0票 0%

Good and Satisfactory

 

0票 0%

Adverse Performance

 

0票 0%

Disdainful Garbage

您所在的用戶組沒有投票權(quán)限
沙發(fā)
發(fā)表于 2025-3-21 22:21:17 | 只看該作者
Elemente der Wahrscheinlichkeitsrechnung,nd geringer Gr??e ankommt. Typisches Anwendungsfelder der ASIC-Technologie sind (batterieversorgte) portable Systeme, wie Mobiltelefone, Notebooks, Unterhaltungselektronik sowie die Kraftfahrzeug- und Industrieelektronik.
板凳
發(fā)表于 2025-3-22 02:04:23 | 只看該作者
,Prüfen statistischer Hypothesen, und Softwaremodule aufgeteilt und es wird geprüft, an welchen Stellen der Einsatz kundenspezifischer Schaltungen Vorteile bietet. Die konkrete Aufteilung der Elektronik in ASICs und Standardschaltkreise h?ngt stark davon ab, welche . verwendet werden kann und welche Entwurfsverfahren. (.) zur ASIC-Entwicklung in Frage kommen.
地板
發(fā)表于 2025-3-22 08:02:44 | 只看該作者
5#
發(fā)表于 2025-3-22 09:44:04 | 只看該作者
,Prüfen statistischer Hypothesen,en k?nnen. In diesem Kapitel werden die Methoden vorgestellt, mit denen Maskenlayouts der Grundzellen des SRAMs entworfen werden k?nnen. Wie man aus diesen Grundzellen ein komplettes Maskenlayout generiert, behandelt Kap. 12.
6#
發(fā)表于 2025-3-22 14:21:35 | 只看該作者
https://doi.org/10.1007/3-540-32142-Xoden zur Verwaltung von Simulationsergebnissen und der stimulierenden Signale. Beide Simulatoren sind interaktiv, d.h., Simulationsbedingungen und Schaltpl?ne k?nnen ohne Verlassen der Werkzeuge modifiziert werden, um Entwurfsalternativen zu explorieren.
7#
發(fā)表于 2025-3-22 18:26:56 | 只看該作者
Elemente der Wahrscheinlichkeitsrechnung,eroberfl?che zusammengefaf?t (EDA-Systeme; EDA: ......). Die gemeinsame Oberfl?che erm?glicht den bequemen Datenaustausch zwischen den einzelnen Werkzeugen und erleichtert dem Benutzer durch die einheitliche Menüführung und Kommandostruktur die Kommunikation mit den verschiedenen Anwendungsprogrammen.
8#
發(fā)表于 2025-3-22 23:34:47 | 只看該作者
9#
發(fā)表于 2025-3-23 01:38:06 | 只看該作者
reise am Beispiel einer Speicherschaltung in CMOS-Technologie vorgestellt. Dabei werden alle Entwurfsschritte von der Erstellung des Lastenheftes bis zur Generierung des Testprogramms angesprochen. Die verschiedenen Entwurfs- und Syntheseverfahren auf Zell- u. auf Transistorebene werden gezielt eing
10#
發(fā)表于 2025-3-23 07:20:30 | 只看該作者
,Prüfen statistischer Hypothesen,itte: . (...), . und .. In diesem Kapitel werden die Methoden bei einer ASIC-Entwicklung vorgestellt, die auf Hierarchien und der Komplementarit?t von Sichtweisen beruhen. Für die Entwurfsschritte werden Simulationsprogramme, Geometrieeditoren und andere CAE-Werkzeuge benutzt. Das Akronym CAE steht für . (engl. für Rechnergestützte Entwicklung).
 關(guān)于派博傳思  派博傳思旗下網(wǎng)站  友情鏈接
派博傳思介紹 公司地理位置 論文服務(wù)流程 影響因子官網(wǎng) 吾愛論文網(wǎng) 大講堂 北京大學(xué) Oxford Uni. Harvard Uni.
發(fā)展歷史沿革 期刊點(diǎn)評(píng) 投稿經(jīng)驗(yàn)總結(jié) SCIENCEGARD IMPACTFACTOR 派博系數(shù) 清華大學(xué) Yale Uni. Stanford Uni.
QQ|Archiver|手機(jī)版|小黑屋| 派博傳思國(guó)際 ( 京公網(wǎng)安備110108008328) GMT+8, 2026-1-25 14:47
Copyright © 2001-2015 派博傳思   京公網(wǎng)安備110108008328 版權(quán)所有 All rights reserved
快速回復(fù) 返回頂部 返回列表
富川| 西宁市| 东辽县| 蕲春县| 武安市| 禹城市| 孙吴县| 黄石市| 磴口县| 米林县| 会东县| 建阳市| 隆化县| 太康县| 舒兰市| 瓮安县| 奉化市| 桃园市| 九龙坡区| 东乡县| 本溪市| 三穗县| 右玉县| 得荣县| 长阳| 通榆县| 双城市| 夏津县| 柳江县| 惠安县| 大英县| 布拖县| 毕节市| 禄丰县| 车致| 永平县| 江山市| 平度市| 罗平县| 普洱| 潜江市|